pentacast 26: Automatisierter Hardwareentwurf
klObs @Früher wurde Hardware (speziell integrierte Schaltkreise) noch von Ingenieuren in Hallen gezeichnet. Heute ist alles anders und besser.
Studiogast Johann Knechtel (Twitter) gibt klObs und Astro Auskunft, wie man heutzutage vorgeht, um Hardware automatisiert zu entwickeln. Wir kommen unter anderem auf Hardwareprogrammiersprachen (z.B. VHDL) zu sprechen und Johann berichtet von embedded challenges, wo es darum geht Trojaner in Hardware zu bauen.
Inhalte:
- WP: Chipentwurf
- WP: Schaltungs- und Systementwurf
- WP: Fotomaske
- WP: Problemorientierung
- WP: Digitaler Signalprozessor (DSP)
- WP: Application specific instruction set processor (ASIC)
- Layoutsynthese Elektronischer Schaltungen - Grundlegende Algorithmen Für Die Entwurfsautomatisierung -> Verhaltensentwurf
- WP: Halbleiter
- WP: Layoutentwurf
- WP: Leiterbahn
- WP: VLSI
- WP: Integrierter Schaltkreis / PIN
- ATmega8
- WP: SystemC
- WP: Verilog
- WP: VHDL
- WP: Signallaufzeit
- WP: Register Transfer Level (RTL)
- WP (en): Datenflussgraph
- WP: ALU
- WP: Register
- WP: Final state machine (FSM)
- WP: Deterministischer, endlicher Automat
- WP: Von-Neumann-Architektur
- WP: Signalflussplan
- WP: SPICE
- WP: GDS II
- WP: Allokation
- WP: Scheduling
- WP: Electronic Design Automation (EDA)
- WP: Layoutsynthese
- WP: Floorplanning
- WP: Simulation
- Modelsim
- CRE: 117 FPGA
- Cadence
- Synopsys
- WP: OpenSPARC
- Opencores
- WP (en): OpenRISC
- OpenAccess Gear (OAGear)
- SF: Open access gear
- WP: Xilinx
- WP: Silizium Durchkontaktierung
- 3D-Integration: Elektronik in der dritten Dimension
- WP: Multi Chip Module
- WP: Designed for test
- WP: Nanobiologie
- WP: Carbon Nanotube
- Embedded Systems Challenge